Circuito Integrado 74LS00

Post on 30-Nov-2015

860 views 0 download

Transcript of Circuito Integrado 74LS00

Circuito integrado 74LS00

Cuadro de propiedades Norma CEI CápsulaCircuito Integrado:

Operador:Tecnología:

Puertas:Entradas::

Cápsula:Comentario:

7400, 74LS00, 74S00NANDTTL42 por puertaDIP 14 pinsX

Características técnicas

Parámetro 7400 74LS00 74S00 UNIDAD

Tensión de alimentación Vcc 5 ±0.25 5±0.25 5±0.25 V

Tensión de entrada nivel alto VIH 2.0 a 5.5 2.0 a 7.0 2.0 a 5.5 V

Tensión de entrada nivel bajo VIL -0.5 a 0.8 -0.5 a 0.8 -0.5 a 0.8 V

Tensión de salida nivel alto VIL

condiciones de funcionamiento:V CC = 4.75, VIH = 2.0, VIL = 0.8

2.4 a 3.4 2.7 a 3.4 2.7 a 3.4 V

Tensión de salida nivel bajo VCL

condiciones de funcionamiento:V CC = 4.75, VIH = 2.0

0.2 a 0.4 0.35 a 0.5 0.5 V

Corriente de salida nivel alto IOH máx -0.4 máx -0.4 máx -1 mA

Corriente de salida nivel alto IOH máx 16 máx 8 máx 20 mA

Tiempo de propagación 9.0 9.5 3.0 ns

 

Entradas Salida Tabla veritativa

A B YLa tabla veritativa se llama de verdad y tabla de

combinaciones. Expresa los valores de una expresión lógica para las diferentes combinaciones de los

valores de las variables que figuran en la expresión.

L L H

L H H

H L H

H H LCircuito integrado 74LS02

Cuadro de propiedades Norma CEI Cápsula

Circuito Integrado:Operador:

Tecnología:Puertas:

Entradas:Cápsula:

Comentario:

7402, 74LS02, 74S02NORTTL42 por puertaDIP 14 pinsX

Características técnicas

Parámetro 7402 74LS02 74S02 UNIDAD

Tensión de alimentación Vcc 5 ±0.25 5±0.25 5±0.25 V

Tensión de entrada nivel alto VIH 2.0 a 5.5 2.0 a 7.0 2.0 a 5.5 V

Tensión de entrada nivel bajo VIL -0.5 a 0.8 -0.5 a 0.8 -0.5 a 0.8 V

Tensión de salida nivel alto VOH

condiciones de funcionamiento:V CC = 4.75, VIL = 0.8

2.4 a 3.4 2.7 a 3.4 2.7 a 3.4 V

Tensión de salida nivel bajo VOL

condiciones de funcionamiento:V CC = 4.75, VIH = 2.0

0.2 a 0.4 0.35 a 0.5 0.5 V

Corriente de salida nivel alto IOH máx -0.4 máx -0.4 máx -1 mA

Corriente de salida nivel alto IOL máx 16 máx 8 máx 20 mA

Tiempo de propagación 10.0 10.0 3.5 ns

Entradas Salida Tabla veritativa

A B Y La tabla veritativa se llama de verdad y tabla de combinaciones. Expresa los valores de una

expresión lógica para las diferentes combinaciones de los valores de las variables que figuran en la

expresión.

L L H

L H L

H L L

H H LCircuito integrado 74LS04

Cuadro de propiedades Norma CEI Cápsula

Circuito Integrado:Operador:

Tecnología:Puertas:

Entradas:Cápsula:

Comentario:

7404, 74LS04, 74S04NOTTTL61 por puertaDIP 14 pinsX

Características técnicas

Parámetro 7404 74LS04 74S04 UNIDAD

Tensión de alimentación Vcc 5 ±0.25 5±0.25 5±0.25 V

Tensión de entrada nivel alto VIH 2.0 a 5.5 2.0 a 7.0 2.0 a 5.5 V

Tensión de entrada nivel bajo VIL -0.5 a 0.8 -0.5 a 0.8 -0.5 a 0.8 V

Tensión de salida nivel alto VOH

condiciones de funcionamiento:V CC = 4.75, VIL = 0.8

2.4 a 3.4 2.7 a 3.4 2.7 a 3.4 V

Tensión de salida nivel bajo VOL

condiciones de funcionamiento:V CC = 4.75, VIH = 2.0

0.2 a 0.4 0.35 a 0.5 máx 0.5 V

Corriente de salida nivel alto IOH máx -0.4 máx -0.4 máx -1 mA

Corriente de salida nivel alto IOL máx 16 máx 8 máx 20 mA

Tiempo de propagación 10.0 9.5 3.0 ns

 

Entrada Salida Tabla veritativa

A Y La tabla veritativa se llama de verdad y tabla de combinaciones. Expresa los valores de una expresión lógica para las diferentes combinaciones de los valores de las variables que figuran en la expresión.

L H

H L