Control Lectura

4
CAPITULO 7 Este es un resumen de los capitulos siete ocho y nueve del libro de lectura de la materia de vlsi, principalmete se encuentran imágenes que interprentan el texto que presentan cada uno de los capítulos. CAPITULO 12

description

Este documento presenta un resumen de los capitulos 7,8,9 del libro referente a la materia de VLSI

Transcript of Control Lectura

CAPITULO 7

Este es un resumen de los capitulos siete ocho y nueve del libro de lectura de la materia de vlsi, principalmete se encuentran imágenes que interprentan el texto que presentan cada uno de los capítulos.

CAPITULO 12

SVGA

12.7.2 circuito de sincronización de modo de SVGA

La especificación para el modo Súper VGA (SVGA) con actualización de 72 Hz rate es

<br>resolución: 800 por 600 píxeles

<br>pixel rate: 50 MHz

<br>región horizontal de pantalla: 800 pixels

<br>región de la pantalla vertical: 600 líneas

<br>borde derecho horizontal: 64 píxeles

<br>borde izquierdo horizontal: 56 píxeles

<br>borde inferior vertical: 23 líneas

<br>borde superior vertical: 37 líneas

<br>retrazo horizontal: 120 píxeles

<br>retrazo vertical: 6 líneas

Deseamos crear un circuito de sincronización de modo dual que puede apoyar tanto VGA y modos SVGA. modificar los contadores de sincronización horizontal y vertical de 12.

1. modificar los contadores de sincronización horizontal y vertical de listado 12.1 para dar cabida a ambos modos

2. diseño de un pixel generando circuitos que dibuja una cuadrícula de 100 píxeles en la pantalla (es decir, dibujan una línea vertical cada 100 píxeles y dibuja una línea horizontal cada 100 píxeles).

3. obtener un módulo de nivel superior. Sintetizar y verificar el funcionamiento de los dos modos)