Modulador Balanceado en Contrafase Con Fet

20
INTERCOMUNICADO R DE TEXTO POR MEDIO DE LA RED PUBLICA Nemecio Pineda Esteban Echeverria

Transcript of Modulador Balanceado en Contrafase Con Fet

INTERCOMUNICADOR DE TEXTO POR MEDIO DE LA RED PUBLICANemecio Pineda

Esteban Echeverria

INTRODUCCIONUn multiplicador de seales elctricas es un subsistema destinado a obtener una seal de salida igual, o proporcional, al producto de otras dos seales, que normalmente son independientes entre s. Existen diferentes tcnicas sobre las que descansan la implementacin de multiplicadores, las ms destacadas son; multiplicacin por transconductancia variable y por cuarta parte de los cuadrados.

OBJETIVOS Identificar las caracteristicas de un modulador con celda de gilbert. Comprender el funcionamiento de un modulador DSBSC. Implementar un modulador DSBSC en la practica.

Modulador balanceado con FET- Este tipo de modulador utiliza como elemento principal el FET - Para este tipo de modulacion se implementa un modulador de producto con el fin de conservar solo las bandas laterales de la seal.

Modulador balanceado con FET

DIFICULTADES EN LA IMPLEMENTACION

problemas Solucion

Dificultades en la obtencion de los transformadores del montaje Implementacion de una celda de Gilbert.

CELDA DE GILBERT Este dispositivo produce una modulacion DSBC por medio de el mezclado o heterodinacion de las seales de mensaje y portadora.

Figura 3. Multiplicador ideal.Figura 4. Espectro de las seales de entrada y salida en un multiplicador ideal.

CELDA DE GILBERT Utiliza las propiedades de trasconductancia de los transistores para variar un parametro en funcion del otro.

COMPONENTES DE LA C.G. AMPLIFICADOR DIFERENCIAL

COMPONENTES DE LA C.G. ENTRADA DE LA SEAL MENSAJE . La corriente es propor cional a Vm

=

ESQUEMA CELDA DE GILBERT Doble amplificador lineal en contrafase

CIRCUITO IMPLEMENTADO

APLICACIONES Generador de modulador de banda lateral sencilla. Permite la recuperacion del mensaje implementandola en el demodulador.

Un circuito de pre-procesamiento en un ADC flash para reducir el nmero de comparadores en esta arquitectura. Esto se llama un plegado ADC . Por medio de su implementacion es posible implementar un detector de fase

VENTAJAS Y DESVENTAJAS Toda la potencia en el Su rango de frecuencias transmisor se destina a es limitado debido a que las bandas laterales. trabaja con bjt. Sus componentes son de Se necesita de facil acceso en el transistores pareados comercio. Debido a que suprime la Posee una ganancia de portadora se hace mas conversion mas alta que dificil demodular la seal un modulador fabricado con diodos

MATERIALES Fuente DC dual variable. Osciloscopio generadores . Transistores 2N3904 pareados. Resistencias, condesadores y borneras Opam tl082 Conectores y bases.

MONTAJE

CONCLUSIONES Forma de onda para DSBSC400mV

200mV

0V

-200mV

-400mV 0s 0.1ms V(Q5:c)V(Q1:c) Time 0.2ms 0.3ms 0.4ms 0.5ms 0.6ms 0.7ms 0.8ms 0.9ms 1.0ms

CONCLUSIONES PARAMETROS DE DISEO Fp=20khz Fm=2khz Vp=2vp Vm=0.5vp

CONCLUSIONES Es necesario que la frecuencia de portadora sea mayor que la mensaje para que se de la modulacion.

BIBLIOGRAFIA http://michaelgellis.tripod.com/gilbert.html Wayne tomassi sistema de comunicaciones electronicas. http://www.redeweb.com/_txt/artikel/805198.pdf http://ocw.bib.upct.es/pluginfile.php/5163/mod_resour ce/content/1/tema2_mezcladores_activos.pdf http://www.profesores.frc.utn.edu.ar/electronica/electr onicaaplicadaiii/Aplicada/Cap09Mezcladores.pdf