PRÁCTICA 2_COMPUERTAS

4
 PRÁCTICA 2: COMPUERTAS LÓGICAS CON DIODOS INTEGRANTES: ALEX SANTANA ALEJANDRO ABRIL OBJETIVO GENERAL Implementar la tabla de la verdad en compuertas lógicas AND y OR mediante diodos. TRABAJO PREPARATORIO 1. Indica r que hac e una co mpue rta OR y una c ompu erta AND. Escribir la tabla de verdad de cada una. COMPUERTA OR Esta compuerta llamada OR se encarga de la función de suma lógica, cuando a esta se le apli ca un (1 ) a cu al qu ie ra de sus entradas el resu lt ado de salida se (1 ) ad emás independiente del valor de la otra entrada. Excepto cuando las dos entradas sean (0) entonces la salida será (0). Tabla de verdad OR A B X 0 0 0 0 1 1 1 0 1 1 1 1  COMPUERTA AND La compue rta AND realiz a la fun ción de mul tipl ica ció n lóg ica , est a toma los val ores aplicados en sus entradas y los multiplica. Tabla de verdad AND A B X 0 0 0 0 1 0 1 0 0 1 1 1  

Transcript of PRÁCTICA 2_COMPUERTAS

5/13/2018 PRÁCTICA 2_COMPUERTAS - slidepdf.com

http://slidepdf.com/reader/full/practica-2compuertas 1/4

PRÁCTICA 2: COMPUERTAS LÓGICAS CON DIODOS

INTEGRANTES:ALEX SANTANAALEJANDRO ABRIL

OBJETIVO GENERALImplementar la tabla de la verdad en compuertas lógicas AND y OR mediante diodos.

TRABAJO PREPARATORIO1. Indicar que hace una compuerta OR y una compuerta AND. Escribir la tabla de

verdad de cada una.

COMPUERTA OR 

Esta compuerta llamada OR se encarga de la función de suma lógica, cuando a esta se leaplica un (1) a cualquiera de sus entradas el resultado de salida será (1) ademásindependiente del valor de la otra entrada. Excepto cuando las dos entradas sean (0) entoncesla salida será (0).

Tabla de verdad

OR 

A B X

0 0 0

0 1 1

1 0 1

1 1 1

 

COMPUERTA AND

La compuerta AND realiza la función de multiplicación lógica, esta toma los valoresaplicados en sus entradas y los multiplica.

Tabla de verdad

AND

A B X

0 0 0

0 1 0

1 0 0

1 1 1

 

5/13/2018 PRÁCTICA 2_COMPUERTAS - slidepdf.com

http://slidepdf.com/reader/full/practica-2compuertas 2/4

2. Explique que significa emplear lógica positiva y lógica negativa, en compuertas

LÓGICA POSITIVA

La lógica positiva toma una tensión alta, la representa como un 1 binario y una

tensión baja representándola también con un 0 binario.

LÓGICA NEGATIVA

La lógica negativa toma una tensión alta equivalente a un 0 binario y una tensión baja equivalente a 1 binario.

3. Obtener la tabla de verdad de los siguientes circuitos, asumiendo que los diodosson de Si con una caída fija de tensión de 0.7V.

Ilustración 1: a) Compuerta OR con diodos

b) Compuerta AND con diodos

MATERIALES:

Tabla de verdad

OR 

A B X

0 0 0v

0 5v 4.3v

5v 0 4.3v

5v 5v 4.3v

Tabla de verdad

AND

A B X

0 0 4.3v

0 5V 4.3v

5V 0 4.3v

5V 5V 0v

5/13/2018 PRÁCTICA 2_COMPUERTAS - slidepdf.com

http://slidepdf.com/reader/full/practica-2compuertas 3/4

1. 2 Diodos 1N4001/40072. Una resistencia de 1Kohm, 1/4W3. 1 fuente de 5V4. Multímetro

PROCEDIMIENTO:

1. Verificar el correcto estado de operación del diodo, identificando ánodo y cátodo.2. Armar los circuitos de la ilustración 1.3. Medir los voltajes de salida, en función de la siguiente tabla:

Tabla 1: Compuerta OR 

A B Vo0V 0V0V 5V

5V 0V5V 5V

Tabla 2: Compuerta ANDA B Vo0V 0V0V 5V5V 0V5V 5V

4. Invertir los diodos y utilizar una fuente de -5V, para repetir las tablasTabla 3: Compuerta OR 

A B Vo0V 0V0V 5V5V 0V5V 5V

Tabla 4: Compuerta ANDA B Vo

0V 0V0V 5V5V 0V5V 5V

5. Para los circuitos que se muestran en la ilustración 2, encontrar su tabla de verdad.Donde 0 es GND y 1 es +5V

5/13/2018 PRÁCTICA 2_COMPUERTAS - slidepdf.com

http://slidepdf.com/reader/full/practica-2compuertas 4/4

Ilustración 2: Tabla de verdad de las compuertas OR y AND

ANÁLISIS DE RESULTADOS:1. Según las tablas de resultados; indique como opera una compuerta lógica OR y

una compuerta AND; en lógica positiva y lógica negativa2. Explique en que influencia la tensión de umbral del diodo, respecto a la salida de

la compuerta.3. Explique en que aplicación real, podría emplear estos circuitos.

CONCLUSIONES Y RECOMENDACIONES:………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………

…………