Primer Parcial (Parte a)

2
E.U.I.T.I Madrid ELECTRÓNICA DIGITAL&MICROPROCESADORES (Tiempo 40) APELLIDOS………………………………………………………….NOMBRE……………………… Nº DE MATRICULA:………………….. NOTAS IMPORTANTES: El único resultado válido será la que se indique en la casilla de solución. La resolución de las cuestiones sin una mínima explicación escrita de los pasos seguidos para la obtención de los resultados, producirá penalización en la calificación, considerándose no valida la respuesta. La resolución de las cuestiones se realizara en el mismo examen. La fecha de publicación de las calificaciones y de la revisión estará dentro de los márgenes establecidos según normativa. La duración y puntuación del ejercicio se indica en cada parte. PARTE-A . 1. Realizar un sistema que realice la suma de dos dígitos decimales en base 8 y se obtenga el resultado en base 8. (1 punto) 1.1. Tabla de verdad del sistema. 1.2. Realización de la estructura mínima dispone de sumadores binarios. Solución 1.2 1.1

description

ANALOGICA

Transcript of Primer Parcial (Parte a)

E.U.I.T.I Madrid ELECTRÓNICA DIGITAL&MICROPROCESADORES (Tiempo 40)

APELLIDOS………………………………………………………….NOMBRE………………………

Nº DE MATRICULA:…………………..

NOTAS IMPORTANTES: El único resultado válido será la que se indique en la casilla de solución. La resolución de las cuestiones sin una mínima explicación escrita de los pasos seguidos para la obtención de los resultados, producirá penalización en la

calificación, considerándose no valida la respuesta. La resolución de las cuestiones se realizara en el mismo examen. La fecha de publicación de las calificaciones y de la revisión estará dentro de los márgenes establecidos según normativa. La duración y puntuación del ejercicio se indica en cada parte.

PARTE-A. 1. Realizar un sistema que realice la suma de dos dígitos decimales en base 8 y se obtenga el

resultado en base 8. (1 punto) 1.1. Tabla de verdad del sistema. 1.2. Realización de la estructura mínima dispone de sumadores binarios.

Solución 1.2 1.1

Realizar un sistema que para números con cuatro bits en representación signo-magnitud (S-M) obtenga el número en representación complemento a dos (CP2). (1 punto)

a. Obtenga la tabla de verdad del sistema. Los números en S-M los identificaremos por Ai los (CP2) por Bi b. Mapas de Karnaugh de las Funciones Lógicas y Funciones Simplificadas del sistema. c. Dibujar el diagrama lógico mínimo si dispone de un multiplexor cuádruple de 2:1 y puertas lógicas.

Solución