Tema 4: Lógica Combinacional Programable.

44
TEMA 04 LÓGICA COMBINACIONAL PROGRAMABLE

description

Tema 4: Lógica Combinacional Programable.

Transcript of Tema 4: Lógica Combinacional Programable.

Page 1: Tema 4: Lógica Combinacional Programable.

TEMA 04

LÓGICA COMBINACIONAL PROGRAMABLE

Page 2: Tema 4: Lógica Combinacional Programable.

TEMA 4: LÓGICA COMBINACIONAL PROGRAMABLE · Contexto · Conocimiento Previo Necesario · Objetivos del Tema · Guía de Estudio · Contenido del Tema 4.1. Procesamiento Digital de la Informacion 4.2. Memorias PROM, EPROM, EEPROM y FLASH 4.3. Transistores de Puerta Flotante (FAMOS) y Mecanismos de Borrado 4.3.1. Borrado de EPROMs 4.3.2. Borrado de las EEPROMs 4.3.3. Borrado de las Memorias FLASH 4.4. Organizacion Interna y Ejemplos de EEPROM y FLASH 4.4.1. EPROMs 4.4.2. EEPROM 4.4.3. FLASH 4.5. PALs y PLAs 4.6. Configuraciones de Salida 4.7. Nomenclatura y Ejemplo de Circuitos PAL 4.8. Problemas · Preparación de la Evaluación · Referencias Bibliográficas

Page 3: Tema 4: Lógica Combinacional Programable.
Page 4: Tema 4: Lógica Combinacional Programable.

7.1 Procesamiento Digital de la Información Términos mínimos: Si cero es que NO existe ese término en la función Si 1 que SI existe ese termino Con dos variables son posibles, 4 términos mínimos ( 22 La combinación de esos 4 términos mínimos hacen posible 16 funciones

Page 5: Tema 4: Lógica Combinacional Programable.
Page 6: Tema 4: Lógica Combinacional Programable.
Page 7: Tema 4: Lógica Combinacional Programable.

PLD = Dispositivo lógico programable

Compuestos por dos matrices de líneas y columnas conectadas a un grupo de puestas AND por un lado y a otro grupo de puertas OR por otro.

Page 8: Tema 4: Lógica Combinacional Programable.

En función de donde esté situada la matriz programable se clasifican en:

PROM: se funden las conexiones no deseadas EPROM: las configuraciones se pueden borrar o reprogramar

Page 9: Tema 4: Lógica Combinacional Programable.

Representación de puertas AND de entradas múltiples

Page 10: Tema 4: Lógica Combinacional Programable.

Representación de puertas OR de entradas múltiples

Page 11: Tema 4: Lógica Combinacional Programable.
Page 12: Tema 4: Lógica Combinacional Programable.
Page 13: Tema 4: Lógica Combinacional Programable.

7.2 Memorias PROM, EPROM, EEPROM Y FLASH

Page 14: Tema 4: Lógica Combinacional Programable.
Page 15: Tema 4: Lógica Combinacional Programable.

PROM Implementación:

Simplemente traspasar la función canónica al dispositivo PROM

Inconvenientes 1. Número elevado de

entradas ⇒ muchas células AND

2. Ante simplificaciones extensas, muchas células AND sin utilizar

3. Sencillo de implementar, pero alto consumo de recursos

Page 16: Tema 4: Lógica Combinacional Programable.

7.3 Transistores de puerta flotante (FLAMOS) y mecanismo de borrado

Borrado Ultravioleta (varios minutos)

Borrado eléctrico

Page 17: Tema 4: Lógica Combinacional Programable.
Page 18: Tema 4: Lógica Combinacional Programable.
Page 19: Tema 4: Lógica Combinacional Programable.
Page 20: Tema 4: Lógica Combinacional Programable.
Page 21: Tema 4: Lógica Combinacional Programable.

7.4 Organización interna y ejemplos de EEPROM y FLASH

Page 22: Tema 4: Lógica Combinacional Programable.
Page 23: Tema 4: Lógica Combinacional Programable.
Page 24: Tema 4: Lógica Combinacional Programable.
Page 25: Tema 4: Lógica Combinacional Programable.
Page 26: Tema 4: Lógica Combinacional Programable.
Page 27: Tema 4: Lógica Combinacional Programable.
Page 28: Tema 4: Lógica Combinacional Programable.
Page 29: Tema 4: Lógica Combinacional Programable.
Page 30: Tema 4: Lógica Combinacional Programable.
Page 31: Tema 4: Lógica Combinacional Programable.

7.5 PALs y PLAs

PAL Programable la

matriz AND ⇒ uso para muchas entradas y pocos términos minterm

Page 32: Tema 4: Lógica Combinacional Programable.

PLA Programable

las dos células ⇒ mayor coste, mayor versatilidad ⇒ facilidades de diseño

Notación: PLA 3×4×2 ⇒

(3 entradas, 4 AND y 2 salidas)

Page 33: Tema 4: Lógica Combinacional Programable.
Page 34: Tema 4: Lógica Combinacional Programable.
Page 35: Tema 4: Lógica Combinacional Programable.

7.6 Configuraciones de salida

Page 36: Tema 4: Lógica Combinacional Programable.

Combinacional

Page 37: Tema 4: Lógica Combinacional Programable.

Secuencial (con “biestables”)

Page 38: Tema 4: Lógica Combinacional Programable.

Salida con biestable

Page 39: Tema 4: Lógica Combinacional Programable.

Salida con macroceldas Incluye un biestable D y dos multiplexos

Page 40: Tema 4: Lógica Combinacional Programable.
Page 41: Tema 4: Lógica Combinacional Programable.
Page 42: Tema 4: Lógica Combinacional Programable.
Page 43: Tema 4: Lógica Combinacional Programable.

7.7 Nomenclatura y ejemplo de circuito PAL

Page 44: Tema 4: Lógica Combinacional Programable.