CONTADORES ASNCRONOS: La seal de reloj se transmite de forma secuencial
Contador asncrono Ascendente de 3 bits
2 Contadores
J P Q J P Q
J P Q1 1 1KCLK Q
KCLKQ
CLK
KCLK QR R R
Q2 Q1 Q0
CLK
Q0
Q1
Q2
0 1 2 3 4 5 6 7 0 1
Contador asncrono Descendente de 3 bits
J P Q J P Q
J P Q1 1 1KCLK Q
KCLKQ
CLK
KCLK QR R R
Q2 Q1 Q0
Contador asncrono Mdulo < 2n
El mdulo de un contador es el nmero de estados distintos por el cual el contador puede pasar de forma secuencial. El nmero mximo de posibles estados (mdulo mximo) de un contador es 2n. Donde n representa el nmero de flip-flop del contador.
Tambin se pueden disear contadores que tengan un nmero de estados en su secuencia que sean menor que el mximo de 2n. La secuencia resultante se denomina Secuencia truncada
Contador Mdulo 10
J P Q1 1K Q3
J P QK Q2 1
J P QKCLK
Q1 1
J P QK Q0CLK Q
CLKQ
Q CLK
CLK QR R R R
Contador Binario de 4 Bits TTL 7493.
El contador 7493 utilizan 4 flip-flops JK en modo de conmutacin, con entradas de reloj CLK(A) y CLK(B) en donde CLK(B) es la entrada de reloj del segundo flip- flop. Si se desea formar un contador de 4 bits (modulo16) hay que conectar la salida del primer flip-flop de manera externa con la entrada CLK(B), quedando CLK (A) como la entrada de reloj del contador. Tambin tiene dos entradas de reset (R0(1) y R0(2)) activas en ALTO.
CLK (B)
1
J P Q J P Q1K K
J P Q1 K Q1 1
J P Q KCLK (A) CLK QR Q0R0(1)R0(2)
CLKQR Q1
CLKQRQ2
CLK QRQ3
CONTADORES SNCRONOS: La seal de reloj llega a todos los FF a la vez
Los problemas de los contadores asncronos se debe a los retardos de propagacin acumulados de los FF; dicho de otra manera, los FF no cambian de estados simultneamente en sincrona con los pulsos de entradas. Estas limitaciones se pueden superar con el uso de contadores sncronos en los cuales todos los FF se disparan simultneamente (en paralelo) mediante los pulsos de la seal de reloj.
Las consideraciones de diseo tomadas en cuenta para el caso de los contadores asncronos sern iguales para los contadores sncronos.
Contador sncrono Ascendente de 3 bits (Mdulo 8)
Q P J KQ CLKR
Q P J KCLKQR
Q P JK Q CLKR
1
CLK
Q2Q1 Q0
CLK
Q0
Q1
Q2
0 1 2 3 4 5 6 7 0 1
Contador sncrono Descendente de 3 bits (Mdulo 8)
Q P J KQ CLKR
Q P J KCLKQR
Q P J KQ CLKR
1
CLK
Q2 Q1Q0
CLK
Q0
Q1
Q2
0 7 6 5 4 3 2 1 0 7
Contador Precargable.
Muchos contadores (en paralelo) que estn disponibles como circuitos integrados estn diseados de tal manera que son preestablecibles; en otras palabras, se pueden colocar a cualquier conteo inicial deseado ya sea de forma asncrona osncrona.
CONTADOR 74ALS193
LOAD
P3 P2 P1 P0
CLK(A)
CLK(B)
Contador A/DMOD 1674ALS193
TC(A)
TC(B)
MR Q3 Q2 Q1 Q0
PINDESCRIPCIN
CLK(A)Entrada de reloj para conteoASC
CLK(B)Entrada de reloj para conteoDESC
LOADEntrada de carga en paralelo asncrona
MREntrada de restablecimiento asncrona
P0-P3Entradas de datos paralelo
Q0-Q3Salida de los FF
TC(A)salida de conteo ASC (acarreo)
TC(B)salida de conteo DESC (acarreo)
Top Related