Trabajo Colaborativo 2

18
SISTEMAS DIGITALES SECUENCIALES TRABAJO COLABORATIVO LINA MARCELA HERNANDEZ HENAO CODIGO. 30234110 TUTOR: Carlos Emel Ruiz UNIVERSIDAD NACIONAL ABIERTA Y A DISTANCIA PEREIRA MAYO 2015

description

trabajo colaborativo

Transcript of Trabajo Colaborativo 2

SISTEMAS DIGITALES SECUENCIALES

TRABAJO COLABORATIVO

LINA MARCELA HERNANDEZ HENAO CODIGO. 30234110

TUTOR:Carlos Emel Ruiz

UNIVERSIDAD NACIONAL ABIERTA Y A DISTANCIA PEREIRA MAYO 2015

INTRODUCCIN

OBJETIVOS GENERALES

DESARROLLO DE LA ACTIVIDAD Diagrama de estados2

94

7

6

5

8

3

10

0010

0100

1001

0111

0110

0101

1000

0011

00010000

MATERIALES NECESARIOS

1 Display 7 segmentos nodo comn 1 decodificador 4017 1 decodificador BCD a siete segmentos 4511 1 Condensador de 17 F 16 V electroltico 1 Condensador de 0.1 F 16 V cermico 2 integrados 4027 1 integrado 4072 1 integrado 4071 1 integrado 555 1 resistencia 35 k 1 resistencia 120 k 1 resistencia 10

CONTROL DE ESTADOSEstado Futuro

Secuencia que se requiere Q3Q2Q1Q0Q3Q2Q1Q0

200100100

401000110

601101000

810000000

000000001

100010011

300110101

501010111

701111001

910010010

TABLA DE TRANSICIONES

NmeroTRANSICIONES DE ESTADOENTRADAS DE LOS FLIP-FLOP

Estado Actual Estado FuturoF-F3F-F2F-F1F-F0

Q3Q2Q1Q0Q3Q2Q1Q0J3K3J2K2J1K1J0K0

2001001000X1XX10X

4010001100XX0100X

60110100010X1X10X

810000000X10X0X0X

0000000010X0X0X1X

1000100110X0X1XX0

3001101010X1XX1X0

5010101110XX01XX0

7011110011XX1X1X0

910010010X10X1XX1

la X indica los estados del flip-flop

DIAGRAMA CIRCUITAL

Este circuito secuencial funciona con la utilizacin de 4 flip-flop JK, con una seal de reloj proveniente del integrado 555 configurado como astable. Mediante los estados de las entradas y salidas de los flip-flop podemos obtener la secuencia que deseada, en este caso es la siguiente: 2, 4, 6, 8, 0, 1, 3, 5 7, 9, esto se logra por la configuracin del circuito de tal manera que las salidas Q3 Q2 Q1Y Q0 generen un nmero binario el cual se podr visualizar gracias a la ayuda el decodificador 4511 y display de siete segmentos de nodo comn. Las compuertas OR son las que nos permiten que se generen valores adecuados a las entradas de los flip-flop, con un adecuado arreglo aprovechando las salida de los FLIP-FLOP para no requerir utilizar ms compuertas y poder generar la secuencia anteriormente mencionada.Este circuito fue alimentado con una fuente de 9V. El 555 genera un periodo de secuencia de 3 segundos, formula periodo del 555:Para establecer el tiempo de carga tenemos la frmula: Para establecer el tiempo de descarga la frmula es:

CONCLUSION

En el anterior trabajo hemos demostrado nuestro aprendizaje en el transcurso del curso Sistemas Bsicos Digitales, a travs del diseo de un contador binario, en el cual de una manera detallada mostramos el procedimiento a seguir para el diseo del mismo, adems de ello se tuvo en cuenta la tabla de excitacin de los Flip-Flops tipo JK y su respectivo diagrama lgico resultante de dicho diseo.

REFERENCIAS

BIBLIOGRAFICAS

GEORFFREY ACEVEDO GONZALEZ, Mdulo del curso Sistemas Digitales Secuenciales, MEDELLIN 2008.

PAGINAS WEB

http://www.kumbaya.name/ci1210/leccion10%20registros%20y%20contadores/Dise%C3%B1o%20de%20Contadores.htm