Reporte 5 - Electrónica Digital

6
 MATERIAL 1 Cargador o regulador de voltaje de 5 volts 1 Protoboard 1 Circuito integrado GAL22V10 1 Dip Switc ! Diodos "#isores de Lu$ %L"D& ! 'esistencias de ((0 o#s ) Cable calibre 2* 1 Pin$as de corte de punta  Funciones asignadas F1 (A,B,C,D) = B D + A C’ + A’ C + B’ C D’ + A’ D F1 = B&D # A&C # A&C # B&C&D # A&D! F" (A,B,C,D)  = (A’+B’+C’+D)(A ’+B +C’+D’)(A +B +C +D’) F" = (A#B#C#D) & (A#B#C#D) & (A#B#C#D)!  Tes$%ecos

description

Reporte 5 - Electrónica Digital

Transcript of Reporte 5 - Electrónica Digital

MATERIAL 1 Cargador o regulador de voltaje de 5 volts 1 Protoboard 1 Circuito integrado GAL22V10 1 Dip Switch 6 Diodos Emisores de Luz (LED) 6 Resistencias de 330 ohms * Cable calibre 24 1 Pinzas de corte de punta

Funciones asignadasF1(A,B,C,D) = B D + A C + A C + B C D + A DF1 = B&D # A&!C # !A&C # !B&C&!D # A&!D;

F2(A,B,C,D) = (A+B+C+D)(A+B +C+D)(A +B +C +D)F2 = (!A#!B#!C#D) & (!A#B#!C#!D) & (A#B#C#!D);

Test_Vectors

Tabla de verdad

Distribucin de Terminales

Ecuaciones minimas del archivo reporte

F1 = !( !B & D & A & C # !B & !A & !C # !D & !A & !C );F2 = !( !B & D & A & C # B & !D & A & C # !B & D & !A & !C ); Mapas de KarnoughF100011110

000011

011111

111110

101101

AB

CD

F1= A C + A D + A C D + A B C D + A B C DABF100011110

000011

011111

111110

101101

CDF1= (A + C + D)(A+ B + C + D)(A + B + C + D)F200011110

001111

010111

111110

101101

AB

CD

F2= B D + A C + B D + B CF200011110

001111

010111

111110

101101

AB

CD

F2= (A+B+C+D)(A+B+C+D)(A+B+C+D) Archivos LogicAid

Comparacin de resultadosArchivo reporteMapas de KarnaughLogicAid

F1!( !B & D & A & C # !B & !A & !C # !D & !A & !C );A C + A D + A C D + A B C D + A B C DAC + AC + BD + ABD + CD

F2!( !B & D & A & C # B & !D & A & C # !B & D & !A & !C );(A+B+C+D)(A+B+C+D)(A+B+C+D)

(A+B+C+D)(A+B+C+D)(A+B+C+D)

Teorema de D Morgan

(A+B+C+D)(A+B+C+D)(A+B+C+D)// And/Or[(A+B+C+D) + (A+B+C+D) + (A+B+C+D) ] // Nor/Nor

[A B C D + A B C D + A B C D] // And/Nor

ConclusionesEl GAL est limitado a ofrecer una reduccin en la funcin que se le entregue ya que sta ser una And/Nor.Si se desea encontrar alguna de las 8 configuraciones de salida disponibles, usamos os diagramas de karnaugh.Las salidas y entradas se invierten al tratar con una configuracin, ya que cambian de And a Or y visceversa, variando sus salidas y entradas para la equivalencia.La minimizacin de trminos se usa para simpificar una funcin dada.

BIBLIOGARFIAhttp://jagarza.fime.uanl.mx/general/laboratorio/P1/P123012014.pdfhttp://jagarza.fime.uanl.mx/general/paginas/presentaciones.htm

*Circuito terminado